高精度24bit AD/高速DA扩展板模块

零售价(180元)

一、 产品图片

二、 产品可以配合的核心板列表

感谢您选购由武汉华升泰克电子技术有限公司推出的24bit AD/高速DA模块,此模块需要与其他开发板配合使用,支持FPGA开发板列表如下

SOPC核心板

CYCLONE NIOS-II开发板 VER3.0

CYCLONE NIOS-II开发板VER4.0

HS2C35 V5.2

CYCLONEII EP2C8开发板 VER3.0

CYCLONE IV EP4CE30

CYCLONEIII EP3C25开发板 VER2.0

XILINX XC2S200FPGA嵌入式系统开发板(20万门)

CYCLONE IV EP4CE30 NIOS2 SOPC开发板

ALTERA FPGA/CPLD核心板

ALTERA EPF1K30/50开发试验板

EP1K100B+评估板

ALTERA EPM570 超值PLD学习套件

ALTERA EPM7128 A+开发试验板(超值PLD学习套件)

1K10/30/50/开发实验板

ALTERA EPF10K10 V2.0开发试验板

XILINX FPGA/CPLD核心板

XC2S50 V2.0 超值FPGA学习套件  

XLINX XC95144开发试验板

XILINX XC2S50/E开发试验板

XC2S50 V2.0 超值FPGA学习套件

XC2S100E 超值FPGA学习套件

XC3S400  V1.2 嵌入式开发板  

LATTICE FPGA/CPLD核心板

LATTICE ISP2128 开发试验板

LATTICE ISPMACH LC4064V开发试验板

DSP开板

DSP2812+FPGA开发板

 

后续支持硬件将通过武汉华升泰克电子技术有限公司更新。

三、 硬件结构

 

四、 数模转换(DA)电路

如硬件结构图所示,DA电路由高速DA芯片 ,低通滤波器、幅度调节电路和信号输出接口组成。

我们使用的高速DA芯片是AD公司推出的AD9708AD97088位,125MSPSDA转换芯片,内置1.2V参考电压,差分电流输出。

芯片内部结构图如下图所示

 

   AD9708芯片差分输出以后,滤波器之后,我们使用了1片高性能145MHz带宽的运放AD8056,实现差分变单端,以及幅度调节等功能,使整个电路性能得到了最大限度的提升。将DA输出的信号(0-3V)通过信号调理,最终的输出范围是0V~5V5Vpp)。

 注:由于电路器的精度不是很精确,最终的输出有一定误差,有可能波形幅度不能达到5Vpp,也有可能出现波形削顶等问题,这些都属正常情况。

五、 DA输出波形展示

注:由于幅频特性的影响,随着频率的增加,波形的幅度会不断减小。

六、 模数转换(AD)电路

如硬件结构图中所示,AD电路由 高精度AD芯片、衰减电路和信号输入接口组成。

我们使用的AD芯片是ADS1256,30KSPS速率,8通道采集输入。

内部结构图如下图所示

我们将AD电压输入范围设置为:0V~5V 。

可以直接通过跳线将DA输出的0-5V信号直接输入到AD进行采集。

在信号进入AD芯片之前,我们用RC电阻电容衰减滤波,接口的输入范围是0V~+5V。衰减以后,输入范围满足AD芯片的输入范围(0~5V)。

七、 DA产生电压AD采集实验

    下图为高速DA产生电压,通过短接跳线将DA产生电压输入到AD输入端,然后AD采集以后通过RS232,和LCD1602同步显示采集到的信号.

 

八.配套资料和实验例程

  1. DA产生正玄波实验

  2. DA产生电压AD采集到LCD1602液晶,和RS232显示采集信号实验

 

九、发货清单

  1. 24bit AD/高速DA扩展板  1块

  2. RF信号线 1条

  3. 配套资料 (用户购买成功以后,我们会我们会通过网盘发给用户)